澳门·威尼斯人(中国)官方网站

澳门·威尼斯人(中国)官方网站

| 举报 切换到宽版

澳门·威尼斯人(中国)官方网站

 找回密码
 注册

只需一步,快速开始

短信验证,便捷登录

搜索

军衔等级:

  大校

注册:2015-1-2855
跳转到指定楼层
1#
发表于 2024-5-23 10:47:48 |只看该作者 |倒序浏览
IT之家 5 月 23 日消息,SK 海力士产量主管 Kwon Jae-soon 近日向英国《金融时报》表示,该企业的 HBM3E 内存良率已接近 80%。

相较传统内存产品,HBM 的制造过程涉及在 DRAM 层间建立 TSV(IT之家注:Through Silicon Via)硅通孔和多次的芯片键合,复杂程度直线上升。一层 DRAM 出现问题就意味着整个 HBM 堆栈的报废。


▲ HBM 内存结构示意图。图源 SK 海力士

因此 HBM 内存,尤其是采用 8 层乃至 12 层堆叠的 HBM3E 产品,天生在良率方面落后于标准 DRAM 内存。

韩媒 DealSite 今年三月初称当时 HBM 内存的整体良率仅有 65% 左右。这样看来,SK 海力士近期在 HBM3E 内存工艺良率方面实现了明显改进。

Kwon Jae-soon 也提到,SK 海力士目前已将 HBM3E 的生产周期减少了 50%。更短的生产用时意味着更高的生产效率,可为英伟达等下游客户提供更充足的供应。

这位高管再次确认 SK 海力士今年的主要重点是生产 8 层堆叠的 HBM3E,因为该规格目前是客户需求的核心。

Kwon Jae-soon 表示:“在这个人工智能时代,提高产量对于保持领先地位变得越来越重要。”

举报本楼

本帖有 1 个回帖,您需要登录后才能浏览 登录 | 注册
您需要登录后才可以回帖 登录 | 注册 |

( )|联系我们 |网站地图  

GMT+8, 2024-6-16 20:14 , Processed in 0.076157 second(s), 16 queries , Gzip On.

Copyright © 1999-2023 All Rights Reserved

回顶部